国产亚洲精品AA片在线观看,丰满熟妇HD,亚洲成色www成人网站妖精,丁香五月天婷婷五月天男人天堂

新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > FPGA時鐘設(shè)計

FPGA時鐘設(shè)計

作者: 時間:2011-07-11 來源:網(wǎng)絡(luò) 收藏

d.JPG


圖5給出圖4電路的一種單級時鐘的替代方案。圖中SEL引腳和DIV2信號用于使能D觸發(fā)器的使能輸入端,而不是用于該觸發(fā)器的時鐘引腳。采用這個電路并不需要附加PLD的邏輯單元,工作卻可靠多了。

e.JPG



4 行波時鐘
另一種流行的時鐘電路是采用行波時鐘,即一個觸發(fā)器的輸出用作另一個觸發(fā)器的時鐘輸入。如果仔細地設(shè)計,行波時鐘可以像鐘一樣地可靠工作。然而,行波時鐘使得與電路有關(guān)的定時計算變得很復(fù)雜。行波時鐘在行波鏈上各觸發(fā)器的時鐘之間產(chǎn)生較大的時間偏移,并且會超出最壞情況下的建立時間、保持時間和電路中時鐘到輸出的延時,使系統(tǒng)的實際速度下降,如圖6所示。

f.JPG



關(guān)鍵詞: FPGA 時鐘設(shè)計

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉