采用Xilinx 和FPGA的DDR2 SDRAM存儲器接口控制器的設(shè)計
用不了一分鐘,MIG 工具即可生成 RTL 和 UCF 文件,前者是 HDL 代碼文件,后者是約束文件。這些文件是用一個經(jīng)過硬件驗證的參考設(shè)計庫生成的,并根據(jù)用戶輸入進(jìn)行了修改。
設(shè)計人員享有完全的靈活性,可進(jìn)一步修改 RTL 代碼。與提供“黑匣子”實現(xiàn)方法的其他解決方案不同,此設(shè)計中的代碼未加密,設(shè)計人員完全可以對設(shè)計進(jìn)行任意修改和進(jìn)一步定制。輸出文件按模塊分類,這些模塊被應(yīng)用于此設(shè)計的不同構(gòu)建模塊:用戶界面、物理層、控制器狀態(tài)機等等。因此,設(shè)計人員可選擇對控制組存取算法的狀態(tài)機進(jìn)行自定義。由 MIG 工具生成的 Virtex-4 和 Virtex-5 DDR2 的組存取算法彼此不同。Virtex-5 設(shè)計采用一種最近最少使用 (LRU) 算法,使多達(dá)四組中的一行總是打開,以縮減因打開/ 關(guān)閉行而造成的開銷。如果需要在一個新組中打開一行,控制器會關(guān)閉最近最少使用組中的行,并在新組中打開一行。而在 Virtex-4 控制器實現(xiàn)中,任何時候只有單個組有一個打開的行。每個應(yīng)用都可能需要有自己的存取算法來最大化吞吐量,設(shè)計人員可通過改變 RTL 代碼來修改算法,以更加適合其應(yīng)用的訪問模式。
本文引用地址:http://www.ljygm.com/article/148961.htm修改可選代碼之后,設(shè)計人員可再次進(jìn)行仿真,以驗證整體設(shè)計的功能。MIG 工具還可生成具有存儲器校驗功能的可綜合測試平臺。該測試平臺是一個設(shè)計示例,用于Xilinx 基礎(chǔ)設(shè)計的功能仿真和硬件驗證。測試平臺向存儲控制器發(fā)出一系列寫和讀回命令。它還可以用作模板,來生成自定義的測試平臺。
設(shè)計的最后階段是把 MIG 文件導(dǎo)入 ISE 項目,將它們與其余 FPGA 設(shè)計文件合并,然后進(jìn)行綜合、布局和布線,必要時還運行其他時序仿真,并最終進(jìn)行硬件驗證。MIG軟件工具還會生成一個批處理文件,包括相應(yīng)的綜合、映射以及布局和布線選項,以幫助優(yōu)化生成最終的 bit 文件。
評論