基于Altera FPGA的千兆以太網(wǎng)實(shí)現(xiàn)方案
整個(gè)配置界面可將IP核配置為所需模式并進(jìn)行IP核參數(shù)設(shè)置,將IP核設(shè)置為千兆以太網(wǎng)MAC模塊,內(nèi)部提供FI—FO模塊。可選的PCS模塊由PHY器件提供,這個(gè)界面分為4個(gè)配置頁面,描述如下:
- Core Configuration:核配置選項(xiàng),配置以太網(wǎng)功能模塊,是否包含PCS模塊、FIFO模塊,配置接口類型、端口數(shù)等;
- MAC Options:MAC配置選項(xiàng),配置MAC模塊功能;
- FIFO Options:FIFO存儲(chǔ)器選項(xiàng),可設(shè)置FlFO存儲(chǔ)器類型以及存儲(chǔ)器數(shù)據(jù)長度;
- PCS/SGMII Options:物理介質(zhì)接入層模塊配置頁面,配置物理層。
相應(yīng)的接口信號(hào)包括:控制接口信號(hào),復(fù)位信號(hào),MAC系統(tǒng)端信號(hào)(包括接收接口信號(hào)和發(fā)送接口信號(hào)),MAC以太網(wǎng)端信號(hào)(包括GMII模塊信號(hào)和PHY管理接口信號(hào))。
表1中描述了MAC以太網(wǎng)端GMII模塊信號(hào)、接口信號(hào),其余信號(hào)參考千兆以太網(wǎng)用戶手冊(cè)。GMII模塊的接收信號(hào)一般直接連到PHY器件,負(fù)責(zé)與PHY器件的數(shù)據(jù)交互,其信號(hào)與PHY器件接口一一對(duì)應(yīng),如表1所列。
4 物理層(PHY)器件
Ahera公司的千兆以太網(wǎng)MAC核默認(rèn)支持的物理層器件有支持10/100 Mb/s的National DP83848C,支持10/100/1 000 Mb/s的National DP83865,Marveil 88E1145以及支持雙物理層和10/100/l 000 Mb/s的Marvell 88E1111。在此,選擇National DP83865為PHY器件。
MAC核與吉比特PHY器件通過GMII接口的連接如圖4所示。
評(píng)論