国产亚洲精品AA片在线观看,丰满熟妇HD,亚洲成色www成人网站妖精,丁香五月天婷婷五月天男人天堂

新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > DSP+FPGA的機載總線接口板研究(二)

DSP+FPGA的機載總線接口板研究(二)

作者: 時間:2013-09-24 來源:網絡 收藏
發(fā)送部分的主要功能是將送入的數(shù)據(jù)暫存在內部的FIFO中,等待發(fā)送命令。一旦接到發(fā)送控制指令,F(xiàn)IFO輸出數(shù)據(jù)并通過并/串轉換將并行數(shù)據(jù)轉換為串行數(shù)據(jù),同時加入預先設定的間隔。用戶可通過寫控制寄存器選擇發(fā)送模式(即單幀發(fā)送或自動重復發(fā)送)、發(fā)送通道延遲設定、發(fā)送通道字間隔設定,還可通過讀取狀態(tài)位檢查它的工作狀態(tài)(發(fā)送緩沖器空、發(fā)送緩沖器滿和是否正在發(fā)送)。發(fā)送模塊結構框圖如圖4所示。

  

DSP+FPGA的機載總線接口板研究(二)

  圖4 發(fā)送模塊結構框圖

  內部結構是基于SRAM的,因此需要一片配置芯片固化內部邏輯。為了便于調試,采用JTAG模式和被動串行模式(PS)兩種配置模式,調試時使用JTAG模式直接將邏輯寫入內部,調試好后再用PS模式將程序寫入配置芯片。通過對FPGA和配置芯片上的引腳進行跳線,可選擇不同的配置方式。跳線電路如圖5所示。

  

DSP+FPGA的機載總線接口板研究(二)

  圖5 FPGA配置跳線設置

  FPGA作為的一個I/O外設,必然要對它的寄存器地址統(tǒng)一編址。在此將FPGA編址在的I/O空間。由于FPGA的接收通道和發(fā)送通道是共用DSP的16位數(shù)據(jù)線的,故接收通道和發(fā)送通道的數(shù)據(jù)寄存器可以占用一個地址。表1是FPGA各通道寄存器分配的地址。

  表1 FPGA內部各通道寄存器地址

  

DSP+FPGA的機載總線接口板研究(二)

  3.3 DSP與FPGA及外部設備的通信

  DSP(digital signal processor)是一種獨特的微處理器,是以數(shù)字信號來處理大量信息的器件。其工作原理是接收模擬信號,轉換為0或1的數(shù)字信號。再對數(shù)字信號進行修改、刪除、強化,并在其他系統(tǒng)芯片中把數(shù)字數(shù)據(jù)解譯回模擬數(shù)據(jù)或實際環(huán)境格式。它不僅具有可編程性,而且其實時運行速度可達每秒數(shù)以千萬條復雜指令程序,遠遠超過通用微處理器,是數(shù)字化電子世界中日益重要的電腦芯片。它的強大數(shù)據(jù)處理能力和高運行速度,是最值得稱道的兩大特色。


上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉