国产亚洲精品AA片在线观看,丰满熟妇HD,亚洲成色www成人网站妖精,丁香五月天婷婷五月天男人天堂

新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > Si5350 最具頻率彈性可在線編程CMOS時鐘發(fā)生器

Si5350 最具頻率彈性可在線編程CMOS時鐘發(fā)生器

作者: 時間:2012-02-17 來源:網(wǎng)絡(luò) 收藏

Silicon Laboratories (芯科實驗室有限公司, Nasdaq: SLAB) 日前發(fā)表業(yè)界最具頻率彈性可。新推出的8路/51內(nèi)置壓控石英晶體振蕩器(VCXO),能以單一時鐘IC取代傳統(tǒng)的多器件鎖相環(huán)(PLL)解決方案,與其他時鐘產(chǎn)品相比,/51可提供兩倍的頻率彈性,且可分別降低70%的抖動和30%的功耗。/51針對成本敏感的消費性電子產(chǎn)品提供最佳化方案,例如數(shù)字錄像機(DVR)、高清電視(HDTV)、機頂盒和游戲機系統(tǒng),以及打印機、投影儀、視頻會議設(shè)備、刀片式服務(wù)器(Blade Server)、單板計算機、磁盤陣列(RAID)系統(tǒng)、超微型基站(Femtocell)及電信客戶端設(shè)備等。

  Si5350/51時鐘發(fā)生器采用Silicon Labs專利的MultiSynth技術(shù),可比目前市場上所有的3-PLL或4-PLL時鐘發(fā)生器提供更優(yōu)異的頻率彈性、更低的抖動、更少的功耗和更小的電路板面積。不同于傳統(tǒng)的時鐘發(fā)生器需使用獨立的PLL去合成每一個非整數(shù)(non-integer)相關(guān)的輸出頻率,Si5350/51可依據(jù)其8路輸出時鐘中的每一個頻率合成特定的頻率,通過將頻率合成功能集成至?xí)r鐘IC上的輸出分頻器而非PLL中,Si5350/51可提供等同于8個PLL所能達到的頻率合成能力,同時還能大幅降低板卡面積和功耗。

  Si5350/51可產(chǎn)生所有系統(tǒng)時鐘(音頻、視頻、接口和系統(tǒng)單芯片),并以0 ppm誤差任意合成8個特定的、非整數(shù)倍關(guān)系的高達133 MHz的頻率。Si5350/51可支持石英振蕩器輸入,產(chǎn)生異步頻率;同時支持同步的時鐘輸入或者模擬控制電壓信號輸入,產(chǎn)生同步頻率,使得多板級(board-level)時鐘域的時鐘由單一設(shè)備產(chǎn)生。

  


  Silicon Labs定時產(chǎn)品事業(yè)部總經(jīng)理Mike Petrowski表示:“Silicon Labs創(chuàng)新的時鐘技術(shù),使客戶得以降低高端企業(yè)和通信應(yīng)用中的時間和成本,消除了供應(yīng)鏈方面的困擾,并具備極佳的設(shè)計彈性。Silicon Labs新推出的Si5350/51采用其優(yōu)異的時鐘技術(shù),非常適用于對成本敏感的消費性電子應(yīng)用,可在不犧牲性能的情況下大幅降低系統(tǒng)成本、功耗并能滿足空間需求?!?/P>

  Si5350/51時鐘器件可簡化系統(tǒng)級設(shè)計,并可提供多達6路輸出可進行無 毛刺信號的兩種頻率轉(zhuǎn)換,進而簡化音頻和視頻應(yīng)用中的頻率合成。而這種頻移技術(shù)通常需要某種頻率組合以支持多種格式及顯示標(biāo)準(zhǔn),而它也能讓處理器的超頻更為簡易,且可提升嵌入式應(yīng)用中CPU的性能,并通過動態(tài)降低輸出時鐘頻率,以節(jié)省板卡的電力。

  通過Silicon Labs在線ClockBuilder開發(fā)工具,Si5350時鐘發(fā)生器可提供定制化可編程管腳。ClockBuilder配置工具針對特定應(yīng)用提供完整的時鐘方案,使設(shè)計者無需再重新編程軟硬件設(shè)計。不同于傳統(tǒng)時鐘IC,Si5350/51不需要改變金屬掩模以定制化時鐘頻率,因此定制的交貨期得以從6周減少到2周內(nèi)。Silicon Labs也提供現(xiàn)場編程工具,使設(shè)計者可快速建構(gòu)Si5350和Si5351所需的時鐘設(shè)計。

  



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉