国产亚洲精品AA片在线观看,丰满熟妇HD,亚洲成色www成人网站妖精,丁香五月天婷婷五月天男人天堂

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 時延

SOC時序分析中的跳變點分析

  • 跳變點是所有重要時序分析工具中的一個重要概念。跳變點被時序分析工具用來計算設(shè)計節(jié)點上的時延與過渡值。跳變點的有些不同含義可能會被時序分析工程師忽略。而這在SoC設(shè)計后期,也就是要對時序簽字時可能會導(dǎo)致問題。后端設(shè)計工程師要知道跳變點的概念及其含義,這個非常重要。這也正是本文目的之所在。
  • 關(guān)鍵字: 跳變點  時序分析  時延  

基于示波器的調(diào)制系統(tǒng)時延測量

  • 摘要:導(dǎo)航、雷達、應(yīng)答、授時、航天測控等領(lǐng)域需要測量發(fā)射、接收裝置本身的時延。調(diào)制系統(tǒng)是置中的重要組成部分。本文介紹了基于示波器的調(diào)制系統(tǒng)時延測量方法。借助現(xiàn)代高帶寬、高采樣率存儲示波器,可以自動完成
  • 關(guān)鍵字: 示波器  調(diào)制系統(tǒng)  測量  時延    

解析電能質(zhì)量超標的危害及電能質(zhì)量問題的原因

  • 1電能質(zhì)量超標的危害1)供電電壓偏差照明設(shè)備的發(fā)光和壽命;電動機的力矩、轉(zhuǎn)速、發(fā)熱、工效以及...
  • 關(guān)鍵字: 電能質(zhì)量  時延  諧波  

通信工程群時延的測試

  • 通信工程中常用來描述信號相位失真的參量--群時延(也稱為包絡(luò)時延)的定義為:網(wǎng)絡(luò)的特征相移對頻率變化曲線的 ...
  • 關(guān)鍵字: 通信工程  時延  

時延變頻群的測試

  • 通信工程中常用來描述信號相位失真的參量--群時延(也稱為包絡(luò)時延)的定義為:網(wǎng)絡(luò)的特征相移對頻率變化曲線的斜...
  • 關(guān)鍵字: 網(wǎng)絡(luò)  通信  時延  

時延測試與數(shù)據(jù)處理

  • 時延測試與數(shù)據(jù)處理,了分析頻率相對時延的真實特性,利用數(shù)字式電離層斜向探測系統(tǒng)同時對三條短波路徑進行了一天連續(xù)測試[8],三條路徑分別為:新鄉(xiāng)至青島580 km,測試時間間隔1h;新鄉(xiāng)至重慶940 km,測試時間間隔2 h;新鄉(xiāng)至廣州1 380
  • 關(guān)鍵字: 數(shù)據(jù)處理  測試  時延  

短波通信中一種時延設(shè)計方法與DSP實現(xiàn)

  • 短波通信中一種時延設(shè)計方法與DSP實現(xiàn),0 引 言 短波通信是利用地波或低電離層進行幾十千米到幾百千米的中、近距離通信,利用電離層反射進行數(shù)千乃至上萬千米的遠距離通信。受電離層中存在瑞利衰落、多徑效應(yīng)、多普勒頻移等復(fù)雜時變因素的影響,短波通信
  • 關(guān)鍵字: DSP  實現(xiàn)  方法  設(shè)計  通信  時延  短波  DSP  

一種時延設(shè)計方法與DSP實現(xiàn)

  • 一種時延設(shè)計方法與DSP實現(xiàn),0 引 言
    短波通信是利用地波或低電離層進行幾十千米到幾百千米的中、近距離通信,利用電離層反射進行數(shù)千乃至上萬千米的遠距離通信。受電離層中存在瑞利衰落、多徑效應(yīng)、多普勒頻移等復(fù)雜時變因素的影響,短波
  • 關(guān)鍵字: 實現(xiàn)  DSP  方法  設(shè)計  時延  DSP  

ADC時延和建立時間的區(qū)別

  • 對于大多數(shù) ADC 用戶來說,“時延”和“建立時間”這兩個術(shù)語有時可以互換。但對于 ADC 設(shè)計人員而言,他們非常清楚這兩個術(shù)語的區(qū)別,以及這些現(xiàn)象將會如何影響您的應(yīng)用電路。ADC
  • 關(guān)鍵字: ADC  時延  

ADC時延和建立時間的區(qū)別

  •     對于大多數(shù) ADC 用戶來說,“時延”和“建立時間”這兩個術(shù)語有時可以互換。但對于ADC 設(shè)計人員而言,他們非常清楚這兩個術(shù)語的區(qū)別,以及這些現(xiàn)象將會如何影響您的應(yīng)用電路。ADC 用戶已注意到這兩個 ADC 特性會對他們的電路產(chǎn)生一些影響,這是一個不爭的事實,但是,人們對于時延和建立時間普遍存在誤解,因此當(dāng)一個系統(tǒng)設(shè)計人員絞盡腦汁地想要找出信號完整性問題的時候,可能受挫。     無論轉(zhuǎn)換器采用一
  • 關(guān)鍵字: ADC  時延  建立時間  模擬IC  
共10條 1/1 1
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473