- PCI總線支持突發(fā)傳送,多處理器和并發(fā)工作,廣泛應用于各種平臺設計?;赑CI9054的接口板也廣泛地應用于各種高速、大數(shù)據(jù)量的處理系統(tǒng)。由于PCI9054橋接有PCI總線和本地總線,開發(fā)者不必過多考慮復雜的PCI總線規(guī)
- 關鍵字:
邏輯 設計 接口 數(shù)據(jù)傳輸 PCI9054 路器 基于
- 摘要:針對1553B 總線協(xié)議控制器基本依賴于進口專用芯片現(xiàn)狀,提出了以Xilinx 公司Virtex-II Pro FPGA 為核心實現(xiàn)1553B 總線接口邏輯的系統(tǒng)設計方案。采用SOPC 技術,將PowerPC 405 硬核處理器與總線接口邏輯集成
- 關鍵字:
邏輯 設計 接口 總線 SOPC 1553B 基于
- 基本觸發(fā)器的邏輯結構如圖13-1所示。它可由兩個與非門交叉耦合構成,圖13-1(a)是其邏輯電路圖和邏輯符號,也可以由兩個或非門交叉耦合構成,如圖13-1(b)所示。圖13-1 基本觸發(fā)器邏輯結構及邏輯符號現(xiàn)在以兩個與非門組
- 關鍵字:
工作 原理 結構 邏輯 觸發(fā)器 基本
- 在數(shù)學上,我們有三種描述函數(shù)的方法:公式、表格和圖形。同樣,我們有三種描述觸發(fā)器邏輯功能的方法,一是特性方程,二是特性表,三是狀態(tài)轉換圖【圖4.3.1,4.3.2, 4.3. 3,4.3.4】
- 關鍵字:
觸發(fā)器 邏輯 函數(shù)描述 方法
- 基于絕熱開關理論的能量回收邏輯與傳統(tǒng)的靜態(tài)CM0s邏輯相比,能夠大大減少電路的功率消耗。這里介紹了一種使用單相正弦電源時鐘的能量回收邏輯,分別用靜態(tài)CMOS邏輯和這種能量回收邏輯設計,并仿真了一個兩位乘法器電路,比較了這兩種電路的性能。研究表明,采用能量回收邏輯設計的乘法器顯著降低了電路的功率消耗。
- 關鍵字:
電路設計 法器 功耗 邏輯 基于
- 介紹了基于MSI可編程計數(shù)器74Lsl61的時序邏輯電路設計技術,目的是探索MSI可編程計數(shù)器實現(xiàn)一般時序邏輯電路的擴展應用方法,即以計數(shù)器Q3,Q2,Q1,Q0端的代碼組合表示時序邏輯電路的各個狀態(tài),由輸入變量控制計數(shù)器的EP,ET及端,綜合利用計數(shù)、置數(shù)、保持功能,使計數(shù)器的狀態(tài)變化滿足所要求的時序,用計數(shù)功能實現(xiàn)“次態(tài)=現(xiàn)態(tài)+1”的二進制時序關系,用置數(shù)功能實現(xiàn)“次態(tài)=預置數(shù)”的非二進制時序關系,用保持功能實現(xiàn)“次態(tài)=現(xiàn)態(tài)”的自循環(huán)時序關系。所述方法的創(chuàng)新點是提出了MSI可編程計數(shù)器改變應用方向的邏
- 關鍵字:
邏輯 電路設計 時序 計數(shù)器 可編程 基于
- 采用可編程邏輯器件和A/D轉換器的高速數(shù)據(jù)采集卡的設計方案, 用于PC的采集系統(tǒng)以前大多有用ISA總線結構,這種結構的最大缺點是傳輸速率低,無法實現(xiàn)高速數(shù)據(jù)的實時傳輸。而PCI總線則以其卓越的性能受到了廣泛的應用。32位PCI總線的最大傳輸數(shù)據(jù)速率可達132MB/s,64位PCI總線的
- 關鍵字:
高速 數(shù)據(jù)采集 設計 方案 轉換器 A/D 可編程 邏輯 器件
- 邏輯和DRAM技術跨產業(yè)合作大戲正式登場,聯(lián)電、爾必達(Elpida)攜手開發(fā)TSV技術的簽約儀式將于21日召開記者會對外宣布;值得注意的是,業(yè)界透露,雙方技術合作僅是第1階段,未來第2階段考慮以交叉持股的方式,讓雙方的合作關系更為緊密,因此聯(lián)電為引進策略聯(lián)盟伙伴而辦理的私募案,爾必達將是口袋人選之一。
聯(lián)電、爾必達和力成將于今日針對TSV技術舉行簽約儀式,這是近年來邏輯和存儲器技術領域罕見的跨產業(yè)大合作,爾必達(Elpida)社長坂本幸雄過去是聯(lián)日半導體(UMCj)的總經理,因此爾必達與聯(lián)電雙
- 關鍵字:
Elpida DRAM 邏輯
- 實現(xiàn)拆分大組合邏輯的方法,圖1是很多為了提高系統(tǒng)時鐘采用的拆分大組合邏輯的方法,但是沒有提供具體如何拆分的實例。我覺得實例才是重要的。但我不明白在寫代碼時,如何知道這樣寫會被綜合成一個很大的邏輯,一些簡單的可以想到(比如大的計數(shù)
- 關鍵字:
方法 邏輯 組合 拆分 實現(xiàn)
- 采用表格法化簡邏輯函數(shù)技術,1、概述在設計邏輯電路圖時,由真值表直接得到的函數(shù)往往比較復雜。代數(shù)法和卡諾圖法等方法對于變量數(shù)目較多的邏輯函數(shù)則效果不佳,本文介紹一種可以化簡復雜邏輯函數(shù)的方法──表格法,該方法可以對變量數(shù)目較多的邏
- 關鍵字:
技術 函數(shù) 邏輯 表格 采用
- 數(shù)字邏輯電路教學中的C語言描述和應用,摘要:為了改進數(shù)字邏輯電路教學方法以適應電子技術迅猛發(fā)展的需要,我們探索和實踐了數(shù)字邏輯電路教學的新方法,這就是基于計算機高級語言(C語言)的數(shù)字邏輯電路課堂教學和實驗教學方法,本文重點介紹了本教學方法
- 關鍵字:
描述 應用 語言 教學 邏輯 電路 數(shù)字
- 本文將探討在混合電壓供電的移動設計中,混合電壓電平如何提高ICC電源電流及邏輯門如何降低功耗。當前的移動設計在努力在高耗能(power-rich)的功能性和更長電池壽命的需求之間取得平衡。 目前,大多數(shù)便攜設備都備有
- 關鍵字:
技術 方法 邏輯 功耗 移動 設計 降低
- 基于Verilog的順序狀態(tài)邏輯FSM的設計與仿真, 硬件描述語言Verilog為數(shù)字系統(tǒng)設計人員提供了一種在廣泛抽象層次上描述數(shù)字系統(tǒng)的方式,同時,為計算機輔助設計工具在工程設計中的應用提供了方法。該語言支持早期的行為結構設計的概念,以及其后層次化結構設計的
- 關鍵字:
FSM 設計 仿真 邏輯 狀態(tài) Verilog 順序 基于
- 摘要:本文主要介紹在視頻監(jiān)控板中多路視頻信號輸入情況下的數(shù)據(jù)緩存、信號格式轉換的設計,并用Altera的Cyclone器件實現(xiàn)的整個過程。包括簡單介紹視頻監(jiān)控器電路板的原理,此轉接邏輯在系統(tǒng)中的作用和地位,并詳細
- 關鍵字:
邏輯 設計 轉接 視頻監(jiān)控 網(wǎng)絡 數(shù)字
- 0 引 言
視覺信息是客觀世界中非常豐富,非常重要的部分。隨著多媒體系統(tǒng)的發(fā)展,圖像傳感器應用越來越廣泛。不僅用于攝錄像機,安保產品、數(shù)碼相機及計算機鏡頭等,而且開始用于傳統(tǒng)上的非視像產品,如移動電
- 關鍵字:
邏輯 設計 驅動 Sensor PLD CCD 基于
邏輯介紹
您好,目前還沒有人創(chuàng)建詞條邏輯!
歡迎您創(chuàng)建該詞條,闡述對邏輯的理解,并與今后在此搜索邏輯的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473