fpga+dsp 文章 進入fpga+dsp技術社區(qū)
應用SoPC Builder開發(fā)電子系統(tǒng)
- 電子設計應用2004年第9期摘 要:本文從系統(tǒng)總線設計、用戶自定義指令和FPGA協(xié)處理器的應用這三個方面詳細介紹了如何應用SoPC設計思想和SoPC Builder工具來開發(fā)電子系統(tǒng)。通過應用SoPC Builder開發(fā)工具,設計者可以擺脫傳統(tǒng)的、易于出錯的軟硬件設計細節(jié),從而達到加快項目開發(fā)、縮短開發(fā)周期、節(jié)約開發(fā)成本的目的。關鍵詞:SoPC;SoPC Builder;FPGA引言隨著技術的進一步發(fā)展,SoC設計面臨著一些諸如如何進行軟硬件協(xié)同設計,如何縮短電子產(chǎn)品開
- 關鍵字: FPGA SoPC SoPC Builder
DSP的特點、發(fā)展趨勢與應用
- 2004年5月A版 數(shù)字化技術正在極大地改變著我們的生活和體驗。作為數(shù)字化技術的基石,數(shù)字信號處理(DSP)技術已經(jīng)、正在、并且還將在其中扮演一個不可或缺的角色。DSP的核心是算法與實現(xiàn),越來越多的人正在認識、熟悉和使用它。因此,理性地評價DSP器件的優(yōu)缺點,及時了解DSP的現(xiàn)狀以及發(fā)展趨勢,正確使用DSP芯片,才有可能真正發(fā)揮出DSP的作用。 DSP器件與算法 DSP(數(shù)字信號處理器)作為一種微處理器,其設計的出發(fā)點和通用CPU以及MCU等處理器是不同的。DSP是為完成實時數(shù)字信號處理任務
- 關鍵字: DSP 嵌入式
DSP內(nèi)核—VLIW與SIMD珠聯(lián)璧合
- 2004年5月A版 DSP 在手機、音樂播放器和其他消費品中的應用,直接關系著系統(tǒng)的功能與價格。在適當?shù)膬r位上,DSP 必需提供足夠的功能滿足當前需求,并且有充裕的可擴展性和空間,以便設計人員對硬件無需大動干戈,便能為系統(tǒng)添加新功能或強化現(xiàn)有功能。 當傳送遠遠超過競爭性的 DSP 引擎級別的功能時,CEVA-X DSP 內(nèi)核架構也符合這些需求。CEVA 公司前身為 Parthus-Ceva,他們把單指令/多數(shù)據(jù)(SIMD)和超長指令字(VLIW)兩套方案組合成最佳環(huán)境,使性能發(fā)揮到極致。VLI
- 關鍵字: DSP 嵌入式
基于DSP的自適應數(shù)字抗噪聲模塊
- 摘 要: 本文介紹了一種基于專用DSP芯片,采用獨特的軟件抗噪聲算法的數(shù)字抗噪聲模塊,實現(xiàn)了在120分貝噪聲環(huán)境中話音的清晰度不小于98。此模塊已成功應用于我國機載通信設備中。關鍵詞: 數(shù)字信號處理(DSP);噪聲 概述國內(nèi)目前第三代抗噪聲產(chǎn)品是利用動態(tài)降噪(DNR)技術。DNR技術是通過變化的話音峰值動態(tài)地調(diào)節(jié)輸出話音開關,從而達到降噪的目的。它雖然是目前較好的一種抗噪聲模擬處理技術,但也存在一些局限性,包括輕符音掉字和強音噪聲拖尾;降噪效果偏重于低頻;降噪完全采用硬件電路實現(xiàn),調(diào)試和維修比較麻煩等
- 關鍵字: 數(shù)字信號處理(DSP) 噪聲 模塊
橢圓曲線加密的硬件實現(xiàn)
- 摘 要: 橢圓曲線加密是一種目前已知的所有公鑰密碼體制中能夠提供最高比特強度的一種公鑰體制。在FPGA實現(xiàn)橢圓曲線加密系統(tǒng)時,基于GF(2)的多項式有限域中的乘法、求逆運算是其中的兩大難點。本文提供了一種橢圓曲線加密的FPGA實現(xiàn)的結構,著重討論了基于GF(2)的多項式有限域中的乘法、求逆運算的實現(xiàn),并與軟件實現(xiàn)的性能進行了比較。關鍵詞: FPGA;多項式有限域;橢圓曲線加密系統(tǒng)加密的安全性從數(shù)論的角度來說,任何公鑰密碼系統(tǒng)都建立在一個NP(無法處理的問題)的基礎上,即對于特定的問題,沒有辦法找到一個
- 關鍵字: FPGA 多項式有限域 橢圓曲線加密系統(tǒng)
WCDMA速率適配算法的FPGA實現(xiàn)
- 摘 要: 為了支持多媒體業(yè)務的傳輸,第三代移動通信WCDMA系統(tǒng)采用了獨特的編碼復接方案,同時也加大了系統(tǒng)復雜度,并引入了較長的處理時延。速率適配算法是業(yè)務復用方案的核心算法。本文具體提出了在FPGA中進行模塊合并、產(chǎn)生鑿孔圖樣進行比特積攢搬移的實現(xiàn)方案,縮短了處理延時,大大提高了系統(tǒng)的處理能力。關鍵詞:編碼復接;速率適配;FPGA;鑿孔圖樣;保留比特搬移引言隨著因特網(wǎng)爆炸性的增長以及各種無線業(yè)務需求的增加,傳統(tǒng)的無線通信網(wǎng)已經(jīng)越來越無法適應人們的需要。因此,以大容量、高數(shù)據(jù)率和承載多媒體業(yè)務為目的的
- 關鍵字: FPGA 保留比特搬移 編碼復接 速率適配 鑿孔圖樣
virterx技術白皮書
- 平臺FPGA的興起隨著Virtex系列在片上系統(tǒng)(SoC)應用中的廣泛應用,賽靈思(Xilinx)公司引入了平臺FPGA(Platform FPGA)的概念。作為領先的可編程邏輯供應商,賽靈思公司利用其基于Virtex的支持可編程邏輯、I/O和計算處理的多功能器件,幫助業(yè)界涉足并確立了基于FPGA的SoC設計方法。通過實現(xiàn)大量基于FPGA的RISC處理器和處理器內(nèi)核,賽靈思在這方面已經(jīng)證實了自己的實力。最早的例子是于1991年實現(xiàn)Philip Freidin的RISC4005/R16 FPGA處理器。Vi
- 關鍵字: FPGA Xilinx
FPGA實現(xiàn)的FIR算法在汽車動態(tài)稱重儀表中的應用
- 摘 要: 本文介紹了用FPGA實現(xiàn)的FIR算法,并對這種算法應用于汽車動態(tài)稱重儀表中的結果做了分析。實踐證明此算法用于動態(tài)稱重具有良好的效果。關鍵詞: FPGA;FIR;動態(tài)稱重引言車輛在動態(tài)稱重時,作用在平臺上的力除真實軸重外,還有許多因素產(chǎn)生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅動力等,給動態(tài)稱重實現(xiàn)高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數(shù)則不能過大,否則將產(chǎn)生過大的延遲導致不能實現(xiàn)實時處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數(shù)字濾波消
- 關鍵字: FIR FPGA 動態(tài)稱重
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
